Percobaan 1 Modul 2



1. Kondisi[Kembali]

Kondisi 7:
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care dengan led diganti logicprobe

2. Gambar Rangkaian Simulasi[Kembali]




Percobaan 1 JK Flip-Flop dan D Flip-Flop

3. Vidio Simulasi[Kembali]



4. Prinsip Kerja Rangkaian[Kembali]

Rangkaian ini bekerja dengan memanfaatkan dua jenis flip-flop, yaitu flip-flop D (IC 7474) dan flip-flop JK (IC 74LS112) yang saling terhubung. Flip-flop D berfungsi sebagai penyimpan data sementara yang dikendalikan oleh switch SW1 dan SW2, sehingga pada saat menerima pulsa clock, logika yang masuk akan tersimpan di output Q. Sinyal keluaran dari flip-flop D ini kemudian diteruskan ke bagian pengendali input J dan K pada flip-flop JK melalui rangkaian switch B0–B4. Dengan mengatur posisi switch tersebut, pengguna dapat menentukan kondisi kerja flip-flop JK, apakah dalam mode set, reset, hold, atau toggle sesuai tabel kebenaran JK flip-flop. Selanjutnya, pada setiap pulsa clock yang masuk, flip-flop JK akan mengubah output Q dan Q̅ sesuai kombinasi input J-K yang dipilih. Dengan demikian, rangkaian ini secara keseluruhan digunakan untuk mempelajari hubungan kerja antara flip-flop D sebagai penyimpan data dengan flip-flop JK sebagai pengendali logika keluaran yang lebih fleksibel.

5. Link Download[Kembali]


 

 

Komentar

Postingan populer dari blog ini

MODUL 2

Modul 1: Gerbang Logika

Modul 1