Percobaan 2 Modul 2
Kondisi 4:
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=clock
2. Gambar Rangkaian Simulasi[Kembali]
Percobaan 2 T Flip-Flop dan D Flip-Flop
4. Prinsip Kerja Rangkaian[Kembali]
Ketika saklar pada posisi T = 0 (artinya J = K = 0), maka flip-flop tidak mengalami perubahan nilai, sehingga output Q tetap sama walaupun clock terus berdenyut. Namun, ketika saklar diubah ke posisi T = 1 (artinya J = K = 1), maka flip-flop akan melakukan toggle, yaitu output Q akan selalu berganti dari 0 ke 1 atau dari 1 ke 0 setiap kali terjadi falling edge clock. Dengan kata lain, output Q berubah secara bergantian pada setiap pulsa clock, sedangkan Q̅ selalu bernilai kebalikan dari Q.
- Datasheet Baterai [Download]
- Datasheet Kapasitor [Download]
- Datasheet Multimeter [Download]
- Datasheet Resistor [Download]
- Datasheet Op-Amp [Download]
- File Rangkaian [Download]
- Video Demo [Download]
Komentar
Posting Komentar